제시된 파형을 보고 입력을 분석한 뒤, 미·적분 합산회로를 구성하여 시뮬레이션 해보았습니다. 제시된 파형은 위와 같고, 삼각파와 삐침을 보고 클럭펄스의 미분+적분임을 짐작해 볼 수 있습니다. 즉, 입력 전원이 x, 출력이 f일 때, 회로도는 아래와 같습니다. 다음은 위 회로도를 바탕으로한 시뮬레이션입니다. 미 ·적분 그래프가 잘나오는 저항과 캐패시터를 사용하여 위와 같이 회로를 구성하였으며, 결과 그래프는 다음과 같습니다. 제시된 파형과 같은 파형(보라색)이 나타난것을 확인할 수 있었습니다. 감사합니다 공부한 내용을 복습/기록하기 위해 작성한 글이므로 내용에 오류가 있을 수 있습니다.
I. 문제 배운내용을 바탕으로 정말 이론과 같은 파형이 나타나는지 시뮬레이션 합니다. 1. 가변저항을 이용한 반전회로 2. 캐패시터의 용량과 저항에 따른 미분 회로 3. 캐패시터의 용량과 저항에 따른 적분 회로 II. 실습 1. 가변저항을 이용한 반전회로 먼저 가변저항을 이용한 반전회로 시뮬레이션 입니다. 회로는 다음과 같으며 15V가 넘어 그래프가 깎이지 않도록 1sinwt의 전압을 걸어 주었습니다. 일정시간마다 Rf저항의 값을 1kΩ에서 4.7kΩ까지 올리며 그래프의 변화를 살펴보았습니다. 반전 & 증폭된 그래프를 확인할 수 있습니다. Rf가 1kΩ일 때는 5V이고 점점 5에 가까워져 Rf = 4.7kΩ일 때는, 1V에 근접한 값을 확인할 수 있었습니다. 2. 캐패시터의 용량과 저항..
I. 문제 저항과 캐패시터를 사용하여 충전 및 방전회로를 시뮬레이션 해보았습니다. 아래 회로의 캐패시터의 용량과 저항, 전압의 상관관계를 조사합니다. II. 실습 먼저 가장 기본이 되는 회로입니다. 전압의 증감은 모두 지수함수 그래프의 모양을 띄며 그려지는 것을 확인할 수 있었습니다. 저는 이 회로를 기준으로 수치를 변화시키며 캐패시터의 전압변화를 살펴보았습니다. 캐패시터의 용량을 2배, 3배 늘려본후 1번과 비교해 보았습니다. 사진에는 잘 나타나지 않았으나 여러번 실행해본 결과 충전되는 시간도 약 2배, 3배로 늘어난 것을 확인할 수 있었습니다. 다음은 저항을 2k, 4k로 늘려 비교해 보았습니다. 캐패시터의 용량을 늘렸을 때와 같이 약 2배 정도 차이가 나는것을 확인할 수 있었습니다. 전원의 전압을 ..
4X16디코더와 MUX(74157)를 사용하여 BCD코드를 입력하면 3초과코드 또는 그레이코드가 출력되는 회로 시뮬레이션 입니다. s=0일 때, 테스트 결과 ▲ 00000 => 0011 ▲ 00001 => 0100 ▲ 00010 => 0101 ▲ 00011 => 0110 ▲ 00100 => 0111 ▲ 00101 => 1000 ▲ 00110 => 1001 ▲ 00111 => 1010 ▲ 01000 => 1011 ▲ 01001 => 1100 s=1일 때, 테스트 결과 ▲ 10000 => 0000 ▲ 10001 => 0001 ▲ 10010 => 0011 ▲ 10011 => 0010 ▲ 10100 => 0110 ▲ 10101 => 0111 ▲ 10110 => 0101 ▲ 10111 => 0100 ▲ 11000..
디코더는 인코더의 정반대 기능을 수행합니다. 인코더가 \(2^n \) 비트의 정보를 입력으로 받아 n개의 출력으로 암호화한다면, 디코더는 n비트의 정보를 입력으로 받아 \(2^n \)개의 출력으로 해독하는 역할을 합니다. 이번에 실습한 내용은 게이트로 5x32디코더 만들기 입니다. 2x4디코터 1개와 3x8디코더 4개를 사용하여 만들었습니다. 아래는 테스트 결과입니다. 테스트 결과 캡쳐는 선이 너무 안보이기에 명도 조절을 하였습니다. 전구도 불이 더 잘보이게 표시해봤습니다. ▼ 감사합니다. 공부한 내용을 복습/기록하기 위해 작성한 글이므로 내용에 오류가 있을 수 있습니다.
1. 코드 변환기 코드 3초과 코드 5043210 코드 데이터 종류 Input Data Output Data bit 4bit 7bit 변수 WXYZ abcdefg 2. 카르노 맵 & 논리식 손으로 작성한 카르노 맵을 엑셀로 다시 그려본 것입니다. 이 카르노 맵을 사용하여 논리식을 구해본 결과는 아래쪽과 같습니다. 아래쪽의 경우도 살펴 보았지만 복잡도를 비교해 보았을 때, 위쪽의 논리식을 이 더 적은 게이트를 사용하기에 위쪽 논리식을 사용하여 회로 시뮬레이션을 해보기로 하였습니다. 또한, Y와 Z를 사용한 부분(YZ,Y’Z,YZ’,Y’Z’)이 겹치는 것이 보여 이 부분의 회로를 미리 만들고 진행하는 것이 좋겠다고 생각이 들어 표시를 해둔상태로 회로를 시뮬레이션을 시작했습니다. 3. 회로 위에서 정리한 내용..